关键词:现场可编程门阵列 时间数字转换技术 系统偏差 准确度
摘要:随着TDC(time-to-digital converter)技术的广泛应用,对其精度的要求也越来越高。系统偏差作为TDC测量中不可避免的误差,通常由硬件结构、电路走线、测量过程等过程引入,其是否可以被有效修正直接影响着测量精度。为此,分析了基于FPGA(field-programmable gate array)的时间间隔测量的工作原理及系统组成,并搭建了硬件测试平台,进行了一系列时间间隔测量实验及系统偏差分析,结合FPGA测量原理,绘出了系统偏差修正方案并评估了时间间隔测量精度的影响。实验表明,建立有效的一次模型对测量结果进行拟合并对测量结果进行修正,可以将系统偏差控制在100ps以下,提高TDC测量准确度。
时间频率学报杂志要求:
{1}省部级以上任何一种基金资助项目,请注明基金号,放入Acknowledgement栏目中。
{2}请自留底稿,不采用的稿件及图片一般不寄还。
{3}来稿子标题的层级序号。标题层次不宜太多,建议文内标题层次为四级:一、(一)、1.、(1)。
{4}摘要字数请控制在150~ 400字之间,并有对应的英文。
{5}稿件包含中文标题、摘要、关键词、正文等内容,并请在正文后附作者姓名、民族、职务、职称、单位、地址、联系电话和电子邮箱等信息。
注:因版权方要求,不能公开全文,如需全文,请咨询杂志社