关键词:plc fpga 输入存储与读取 控制器 时序脉冲
摘要:提出应用FPGA设计PLC的输入存储与读取控制器的思路.分析了PLC开关量状态的采集、存储和读取过程,设计了该控制器的电路构成和基本原理,在输入采集命令作用时,在内部时序脉冲控制下自主完成4位1组的数据组合并存入存储矩阵中,在PLC用户程序执行过程中,实现位信息读取、高速位信息读取和数据信号的读取.应用VerilogHDL语言实现相关硬件的构建和连接.测试表明:该控制器可以自主完成每条命令的功能,提高了PLC执行指令序列的操作速度.
仪表技术与传感器杂志要求:
{1}多位作者的署名之间用逗号隔开;不同单位的作者,应在姓名右上角加注不同的阿拉伯数字序号,并在其单位名之前加注相应的数字;作者单位之间连排时以分号隔开。
{2}对所投稿件,本刊有权根据本刊办刊要求对其进行适当删改或调整,作者如不愿被改动,来稿时请注明。
{3}文中标题层次用阿拉伯数字连续编号,例如:1…,2…,2.1…,2.1.1…,一律左顶格。一、二级标题后的正文另起,缩进2字。三级标题后空1字接正文。
{4}参考文献:按照中文参考文献在前,日文参考文献次之,西文参考文献居后的顺序排列。各语种参考文献以作者姓名读音为序。
{5}摘要中如采用非标准的术语、缩写词和符号等,均应在首次出现时予以说明。
注:因版权方要求,不能公开全文,如需全文,请咨询杂志社